台湾新竹--(美国商业资讯)--ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日推出Low-DPPM通用方案,支持各种应用领域ASIC芯片采用更经济省时而非车规的作法下,达到低故障失效率的量产质量与高可靠度的规格需求。
智原除了已有符合汽车电子协会AEC车规的Zero-DPPM解决方案,也藉此经验提供客户适用于非车用领域的Low-DPPM通用解决方案。该服务在产品规格确认初期,即针对低DPPM目标需求建构涵盖设计、制造及测试的方案。其测试方案依据测试与检视模型,确保芯片在各阶段流程通过严格的测试条件;最后并导入多项分析与诊断方法,例如利用加压筛选出早期的缺陷品,协助客户实现量产品的低故障失效率目标。
智原科技营运副总经理王志恒表示:“智原的Low-DPPM通用方案已通过量产验证,成功为客户在多项工业领域与消费领域ASIC产品上,以更经济有效的方式达到低DPPM的需求。我们拥有超过26年的ASIC芯片设计服务经验,并持续优化从设计、整合、制造到测试端的质量管理,以提供客户领先业界的高质量及高可靠度方案。”
关于智原科技
智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国、日本与欧洲设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混合讯号IP。更多信息,请浏览智原科技网站www.faraday-tech.com或关注微信号faradaytech。
在 businesswire.com 上查看源版本新闻稿: https://www.businesswire.com/news/home/20200305005039/zh-CN/
Contacts
智原科技, 柯奕帆, +886 3 578 7888 ext. 88689, evan@faraday-tech.com